更新时间:2026年4月6日

IC Validator
IC Validator是新思科技推出的物理验证解决方案,支持设计规则检查DRC、版图与原理图一致性检查LVS和寄生参数提取等功能。与Synopsys P&R工具紧密集成,支持实时验证,确保设计的可制造性。
IC Validator是新思科技推出的专业物理验证解决方案,是芯片设计流程中确保设计可制造性的关键工具。作为Synopsys Galaxy设计平台的重要组成部分,IC Validator提供设计规则检查DRC、版图与原理图一致性检查LVS和寄生参数提取等核心功能。
设计规则检查DRC是IC Validator的基础功能。DRC用于验证版图设计是否符合代工厂的制造规则,包括最小线宽、最小间距、金属层堆叠规则等。IC Validator支持复杂的DRC规则集,能够处理先进工艺节点的特殊要求,如多重曝光、自对准双重曝光等技术。
版图与原理图一致性检查LVS是确保设计功能正确性的关键验证步骤。IC Validator将物理版图与原理图网表进行比对,验证两者的一致性。工具能够识别短路、开路、器件不匹配等问题,确保制造出的芯片与设计意图一致。
IC Validator的一大特色是与Synopsys的布局布线工具紧密集成。这种集成使设计师能够在设计实现阶段进行实时或近实时的物理验证,及时发现和修复问题,避免设计后期的返工。
软件分类:
仿真验证
相关资讯
暂无相关资讯
新思科技 其他软件

Custom CompilerCustom Compiler是新思科技推出的新一代模拟/混合信号IC设计平台,提供从原理图输入、参数化版图生成到仿真验证的完整设计流程。与HSPICE仿真器和IC Validator物理验证工具紧密集成,支持全定制电路设计的高效实现。

PrimeTimePrimeTime是新思科技开发的业界领先的静态时序分析工具,用于验证数字电路设计的时序特性。支持全芯片时序分析、多角多模分析、时序修复等功能,是众多半导体厂商认可的黄金签核工具。

TestMAXTestMAX是新思科技推出的可测性设计解决方案,支持边界扫描、扫描链插入、ATPG、逻辑内建自测试等功能。覆盖完整DFT流程,帮助提高芯片良率和可测性,支持多芯片系统的测试规划与管理。

RedHawk-SCRedHawk-SC是下一代SoC芯片功耗和噪声签核平台,为16纳米以下的设计保驾护航。提供IR压降签核验证、电迁移可靠性分析、动态压降干扰分析等功能,是数字设计的黄金标准电源完整性验证工具。

Fusion CompilerFusion Compiler是新思科技推出的创新性RTL-to-GDSII实现系统,融合了综合、布局、布线、优化、功耗分析、DRC检查等多个环节。采用单一数据模型架构和统一的全流程优化引擎,实现额外的PPA优化,是业界唯一支持黄金签核标准的RTL-to-GDSII产品。

3DIC Compiler3DIC Compiler是新思科技推出的2.5D和3D多裸晶芯片封装协同设计和分析平台,支持Chiplet异构集成、TSV/FOWLP等先进封装技术。通过台积电CoWoS、三星MDI等认证流程,助力高性能计算和人工智能芯片设计。
软件推荐

UVHS-2全场景验证硬件系统UVHS-2是合见工软最新发布的下一代全场景验证硬件系统,最大可级联高达192片AMD Versal Premium VP1902自适应SOC,是数据中心级超大容量硬件仿真加速验证平台。

UVS+数字仿真器UVS+是合见工软自研的下一代全功能高性能数字仿真器,打造全国产一站式验证流程,全自研架构并支持国产服务器生态,可比肩国际领先厂商的先进性能。

UVD+验证调试平台UVD+是合见工软推出的下一代全功能高效能数字验证调试平台,集成更多高阶功能,提供全场景调试能力,创新数据处理架构显著提升验证调试效率。

ModelSimModelSim是西门子EDA推出的主流HDL仿真器,支持Verilog、VHDL、SystemVerilog等硬件描述语言的仿真验证。软件广泛应用于FPGA设计和ASIC验证,提供强大的调试功能和友好的用户界面。

PADSPADS是西门子EDA(原Mentor Graphics)开发的中端PCB设计软件套件,专注于印刷电路板(PCB)设计全流程,涵盖原理图设计、布局布线、仿真验证等功能。软件以其易用性和流程化设计著称,在企业环境中应用广泛。

QuestaQuesta是西门子EDA推出的高级验证平台,在ModelSim基础上提供更强大的验证功能。软件支持UVM验证方法学、形式验证、低功耗验证等高级功能,适合复杂的ASIC和SoC验证项目。
产品咨询
需要购买咨询或技术支持,请填写以下信息,软件服务商将尽快于您联系。