更新时间:2026年3月14日
Custom Compiler

Custom Compiler

Custom Compiler是新思科技推出的新一代模拟/混合信号IC设计平台,提供从原理图输入、参数化版图生成到仿真验证的完整设计流程。与HSPICE仿真器和IC Validator物理验证工具紧密集成,支持全定制电路设计的高效实现。

软件厂商: 新思科技
系统支持:Linux
授权方式:商业授权

Custom Compiler是新思科技推出的新一代模拟/混合信号集成电路设计平台,为全定制电路设计提供了完整的解决方案。作为业界领先的模拟设计环境,Custom Compiler集成了原理图捕获、版图编辑、仿真验证等核心功能,帮助模拟/混合信号设计工程师高效完成从概念到硅片的完整设计流程。

在原理图设计方面,Custom Compiler提供了直观的图形化界面和丰富的器件库支持。设计师可以快速创建复杂的模拟电路原理图,并通过参数化单元技术实现设计复用。该平台支持多种工艺设计套件,确保与代工厂工艺的无缝对接。

版图设计是Custom Compiler的核心功能之一。平台提供了先进的版图编辑环境,支持参数化版图生成、自动布线、设计规则检查等功能。与传统版图工具相比,Custom Compiler的智能化程度更高,能够自动处理复杂的版图约束,显著提升版图设计效率。

仿真验证方面,Custom Compiler与Synopsys的HSPICE高精度电路仿真器深度集成。HSPICE是业界公认的黄金标准仿真器,支持从直流分析、交流分析到瞬态分析的全面仿真功能。

软件分类: EDA电子设计自动化

相关资讯

暂无相关资讯

新思科技 其他软件

PrimeTime
PrimeTimePrimeTime是新思科技开发的业界领先的静态时序分析工具,用于验证数字电路设计的时序特性。支持全芯片时序分析、多角多模分析、时序修复等功能,是众多半导体厂商认可的黄金签核工具。
TestMAX
TestMAXTestMAX是新思科技推出的可测性设计解决方案,支持边界扫描、扫描链插入、ATPG、逻辑内建自测试等功能。覆盖完整DFT流程,帮助提高芯片良率和可测性,支持多芯片系统的测试规划与管理。
IC Validator
IC ValidatorIC Validator是新思科技推出的物理验证解决方案,支持设计规则检查DRC、版图与原理图一致性检查LVS和寄生参数提取等功能。与Synopsys P&R工具紧密集成,支持实时验证,确保设计的可制造性。
RedHawk-SC
RedHawk-SCRedHawk-SC是下一代SoC芯片功耗和噪声签核平台,为16纳米以下的设计保驾护航。提供IR压降签核验证、电迁移可靠性分析、动态压降干扰分析等功能,是数字设计的黄金标准电源完整性验证工具。
Fusion Compiler
Fusion CompilerFusion Compiler是新思科技推出的创新性RTL-to-GDSII实现系统,融合了综合、布局、布线、优化、功耗分析、DRC检查等多个环节。采用单一数据模型架构和统一的全流程优化引擎,实现额外的PPA优化,是业界唯一支持黄金签核标准的RTL-to-GDSII产品。
3DIC Compiler
3DIC Compiler3DIC Compiler是新思科技推出的2.5D和3D多裸晶芯片封装协同设计和分析平台,支持Chiplet异构集成、TSV/FOWLP等先进封装技术。通过台积电CoWoS、三星MDI等认证流程,助力高性能计算和人工智能芯片设计。

软件推荐

ModelSim
ModelSimModelSim是西门子EDA推出的主流HDL仿真器,支持Verilog、VHDL、SystemVerilog等硬件描述语言的仿真验证。软件广泛应用于FPGA设计和ASIC验证,提供强大的调试功能和友好的用户界面。
PADS
PADSPADS是西门子EDA(原Mentor Graphics)开发的中端PCB设计软件套件,专注于印刷电路板(PCB)设计全流程,涵盖原理图设计、布局布线、仿真验证等功能。软件以其易用性和流程化设计著称,在企业环境中应用广泛。
Questa
QuestaQuesta是西门子EDA推出的高级验证平台,在ModelSim基础上提供更强大的验证功能。软件支持UVM验证方法学、形式验证、低功耗验证等高级功能,适合复杂的ASIC和SoC验证项目。
Cadence OrCAD
Cadence OrCADOrCAD是Cadence推出的中端电子设计自动化工具套件,包含Capture原理图设计、PCB Editor电路板设计和PSpice电路仿真等模块。界面友好,功能完善,是中小型企业和教育机构广泛使用的EDA工具。
Calibre
CalibreCalibre是Siemens EDA(原Mentor Graphics)开发的业界领先的IC物理验证工具,主要用于设计规则检查(DRC)、布局与原理图一致性检查(LVS)、寄生参数提取等。软件已成为全球设计公司和晶圆厂公认的物理验证标准。
Cadence Virtuoso
Cadence VirtuosoVirtuoso是Cadence推出的模拟/混合信号集成电路设计平台,广泛应用于晶体管级原理图设计、物理版图绘制和电路仿真验证。提供完整的设计环境,支持从原理图捕获到版图实现的全流程,是模拟IC设计师必备的EDA工具。

产品咨询

需要购买咨询或技术支持,请填写以下信息,软件服务商将尽快于您联系。

验证码:? + ? = ?
提交即表示您同意我们的隐私政策