Cadence推出全球首款芯片设计验证AI智能体:效率提升10倍
技术突破
ChipStack AI超级代理面向前端芯片设计和验证,可自主调用底层EDA工具。在编写设计和测试平台代码、创建测试计划、协调回归测试、调试和自动修复问题等方面,效率可提升高达10倍。
该解决方案将智能AI与Cadence优化AI和AI助手解决方案集成,包括Verisium验证平台、Cadence Cerebrus智能芯片浏览器以及JedAI数据和AI平台。这些技术已应用于超过1000个芯片流片项目。
核心优势
缩短工程时间数月,加快SoC和系统设计进度;减少高达40%的验证工作量;实现重复性任务自动化,让工程师专注于创新;提高芯片一次成型成功率,减少返工成本。
Cadence总裁兼CEO Anirudh Devgan表示,通过利用能够自主调用底层工具的智能代理,能够显著提高客户在关键设计和验证任务中的生产力。
生态支持
ChipStack AI超级代理支持云端和本地部署的前沿模型,包括可使用NVIDIA NeMo定制的开源NVIDIA Nemotron模型以及OpenAI GPT等云托管模型。
早期用户反馈
Altera工程高级总监Arvind Vidyarthi表示,验证工作量减少约10倍,团队能更快、更自信地完成验证工作。
Tenstorrent RISC-V内核首席工程师Daniel Cummings透露,在对三个关键设计模块进行的三个月评估中,验证时间缩短了高达4倍。
行业意义
Cadence公司研发副总裁Paul Cunningham指出,客户在高级工程人才方面面临严重短缺,ChipStack AI超级代理将彻底改变设计和验证效率。
目前,Altera、NVIDIA、Qualcomm和Tenstorrent等顶级芯片设计公司已进行早期部署。
版权声明:
1. 本站部分内容源自互联网公开信息和用户自主上传,旨在传递行业知识、促进技术交流,不声明或保证内容的绝对准确性;
2. 若您认为某内容侵犯了您的合法权益(包括但不限于著作权、商标权),请通过以下方式提交权属证明:
邮箱:service@softxiaoer.com 主题:【侵权删除】+文章标题/网址
3. 收到有效通知后,我们将在72小时内核实并删除相关内容;
4. 转载/引用本站内容请注明来源并添加反向链接。